Název: | Elektronické komunikace - zpracování signálu v družicových systémech |
Autoři: | Fiala, Pavel |
Oponent: | Plíva Zdeněk, Prof. Ing. Ph.D. Vavřička Vlastimil, Doc. Ing. CSc. Žalud Václav, Doc. Ing. CSc. |
Datum vydání: | 2017 |
Nakladatel: | Západočeská univerzita v Plzni |
Typ dokumentu: | disertační práce |
URI: | http://hdl.handle.net/11025/27031 |
Klíčová slova: | číslicové zpracování signálu;hradlové pole;fpga;komunikační systém;softwarově definované rádio |
Klíčová slova v dalším jazyce: | communication system;digital signal processing;fpga;gate array;software defined radio |
Abstrakt: | Cílem této doktorské práce je navrhnout vysoce efektivní synchronizační struktury, které lze využít v rámci softwarově definovaného rádia částečně implementovaného na hradlovém poli FPGA. Zaměřuji se na algoritmy pro symbolovou synchronizaci a synchronizaci fáze nosné vlny. V současnosti většina číslicového zpracování signálu v softwarově definovaném přijímači probíhá až na cílovém počítači a hradlové pole bývá využito pro signálové zpracování pouze částečně. Synchronizační algoritmy potřebují pro svoji správnou činnost digitální filtry a z tohoto důvodu je výhodné využít paralelního zpracování na FPGA. Hlavním limitujícím faktorem implementace rozsáhlých digitálních rádiových systému na osobním počítači je právě nedostatečný výkon související s omezenou možností paralelního zpracování dat. Hlavní náplní práce je rozbor vhodných synchronizačních algoritmů, návrh efektivní synchronizačních modelů a jejich následné ověření. |
Abstrakt v dalším jazyce: | This doctoral thesis is devoted to the proposal of highly efficient synchronization structures, which can be used within the concept of software defined radio partially implemented on an FPGA. I focus on algorithms for symbol synchronization and carrier phase synchronization. At present, the majority of digital signal processing in software-defined receiver runs on a personal computer and FPGA section is used for signal processing only partially. Synchronization algorithms need for their proper operation digital filters and FPGAs are suitable for parallel data processing. The main limiting factor in the implementation of extensive digital radio systems on a personal computer is just poor performance in parallel data processing. The object of interest will be analysis of appropriate synchronization methods, design an efficient synchronization models and their verification. |
Práva: | Plný text práce je přístupný bez omezení. |
Vyskytuje se v kolekcích: | Disertační práce / Dissertations (KAE) |
Soubory připojené k záznamu:
Soubor | Popis | Velikost | Formát | |
---|---|---|---|---|
PF_disertace_final_1.0.pdf | Plný text práce | 25,14 MB | Adobe PDF | Zobrazit/otevřít |
fiala_opon.pdf | Posudek oponenta práce | 3,7 MB | Adobe PDF | Zobrazit/otevřít |
fiala_publ.pdf | Posudek vedoucího práce | 1,37 MB | Adobe PDF | Zobrazit/otevřít |
fiala_zapis.pdf | Průběh obhajoby práce | 691,31 kB | Adobe PDF | Zobrazit/otevřít |
Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam:
http://hdl.handle.net/11025/27031
Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.