Název: | Fast FPGA-based serial receiver design |
Autoři: | Urban, Ondřej Georgiev, Vjačeslav Zich, Jan |
Citace zdrojového dokumentu: | URBAN, O. GEORGIEV, V. ZICH, J. Fast FPGA-based serial receiver design. In 2021 29th Telecommunications Forum (TELFOR) : Proceedings. Piscataway: IEEE, 2021. s. 1-4. ISBN: 978-1-66542-584-1 |
Datum vydání: | 2021 |
Nakladatel: | IEEE |
Typ dokumentu: | konferenční příspěvek ConferenceObject |
URI: | 2-s2.0-85124608390 http://hdl.handle.net/11025/47096 |
ISBN: | 978-1-66542-584-1 |
Klíčová slova v dalším jazyce: | serial communication;FPGA;transceiver;ethernet;data reconstruction;NIM |
Abstrakt v dalším jazyce: | This paper describes a fast serial digital signal receiver for applications in nuclear instrumentation. The proposed design uses a Microsemi Polarfire FPGA embedded Ethernet transceiver for data oversampling (with frequency up to 12.7 GHz) and deserialization. The subsequent FPGA implemented digital signal processing chain then analyses the oversampled data array (at least 4 samples per data bit are required by the processing logic). This processing chain begins with a frame buffer, which ensures that the entire sampled data frame can be captured and a 5-bit majority parallel filter. Following start sequence detection logic uses a comparator array for valid data triggering and data offset evaluation. These information are then used by the sampling point selection logic for data restoration. Thanks to the single clock cycle operation of each of these logic blocks, the processing chain provides a constant propagation delay and no dead time is required between individual data frames. The device prototype based on this design is described and measurement results for a data bit rate of 400 MHz and a sampling rate of 3.2 GHz are presented. |
Práva: | Plný text je přístupný v rámci univerzity přihlášeným uživatelům. © IEEE |
Vyskytuje se v kolekcích: | Konferenční příspěvky / Conference papers (RICE) Konferenční příspěvky / Conference Papers (KEI) OBD |
Soubory připojené k záznamu:
Soubor | Velikost | Formát | |
---|---|---|---|
Urban_Fast_FPGA-based.pdf | 751,69 kB | Adobe PDF | Zobrazit/otevřít |
Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam:
http://hdl.handle.net/11025/47096
Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.