Název: | FinFET based 4-BIT input XOR/XNOR logic circuit |
Autoři: | Musala, Sarada Srinivasulu, Avireni |
Citace zdrojového dokumentu: | 2016 International Conference on Applied Electronics: Pilsen, 6th – 7th September 2016, Czech Republic, p.219-222. |
Datum vydání: | 2016 |
Nakladatel: | Západočeská univerzita v Plzni |
Typ dokumentu: | konferenční příspěvek conferenceObject |
URI: | http://hdl.handle.net/11025/35285 |
ISBN: | 978–80–261–0601–2 (Print) 978–80–261–0602–9 (Online) |
ISSN: | 1803–7232 (Print) 1805–9597 (Online) |
Klíčová slova: | FinFET;logická brána;střídače;nízké napětí;zpoždění;simulace |
Klíčová slova v dalším jazyce: | FinFETs;logic gate;inverters;low voltage;delays;simulation |
Abstrakt v dalším jazyce: | In this paper a structure for direct 4-BIT XOR/XNOR logic cell is proposed. This structure is proposed using pass transistor logic with FinFETs. This structure has less delay for the reason that its critical path consists of a minimum number of transistors. The basic advantage of this circuit is their symmetry in the logic. This design has a full voltage swing at the outputs and hence it has the good driving capability. The proposed design produces perfect outputs, even at low voltages and at high frequencies with the lesser transistor count. The proposed design is simulated using Cadence 20 nm FinFET technology at various supply voltages assorting from +0.6 V to +0.9 V. The simulation results illustrate that the proposed design has less delay and as well as less power consumption. |
Práva: | © Západočeská univerzita v Plzni |
Vyskytuje se v kolekcích: | Applied Electronics 2016 Applied Electronics 2016 |
Soubory připojené k záznamu:
Soubor | Popis | Velikost | Formát | |
---|---|---|---|---|
Plaga.pdf | Plný text | 246,32 kB | Adobe PDF | Zobrazit/otevřít |
Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam:
http://hdl.handle.net/11025/35285
Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.