Full metadata record
DC poleHodnotaJazyk
dc.contributor.advisorPoupa, Martin
dc.contributor.advisorFlígl, Stanislav
dc.contributor.authorKanta, Václav
dc.contributor.refereeBurian, Petr
dc.date.accepted2013-05-30
dc.date.accessioned2014-02-06T12:49:22Z-
dc.date.available2012-10-15cs
dc.date.available2014-02-06T12:49:22Z-
dc.date.issued2013
dc.date.submitted2013-05-09
dc.identifier53570
dc.identifier.urihttp://hdl.handle.net/11025/9197
dc.description.abstractV diplomové práci je popsán princip inkrementálních rotačních snímačů. Dále je zde probrána problematika měření periody a frekvence, jejich vzájemné porovnání a chyby těchto dvou metod. Je zde také vysvětlena sběrnice ISA a její sběrnicový cyklus pro čtení a zápis do paměťového prostoru. Práce se dále zabývá návrhem a implementací modulu pro vyhodnocení otáček a modulu sběrnice ISA, který zajišťuje komunikaci s PC104. Moduly jsou napsány ve VHDL a otestovány na simulátoru.cs
dc.format59 s. (67 116 znaků)cs
dc.format.mimetypeapplication/pdf
dc.language.isocscs
dc.publisherZápadočeská univerzita v Plznics
dc.relation.isreferencedbyhttps://portal.zcu.cz/StagPortletsJSR168/CleanUrl?urlid=prohlizeni-prace-detail&praceIdno=53570-
dc.rightsPlný text práce je přístupný bez omezení.cs
dc.subjectIRCcs
dc.subjectinkrementální rotační snímačcs
dc.subjectISAcs
dc.subjectVHDLcs
dc.subjectFPGAcs
dc.titleIP funkce pro vyhodnocení otáčkového čidlacs
dc.title.alternativeIP function for evaluation of signals from incremental rotary encoderen
dc.typediplomová prácecs
dc.thesis.degree-nameIng.cs
dc.thesis.degree-levelNavazujícícs
dc.thesis.degree-grantorZápadočeská univerzita v Plzni. Fakulta elektrotechnickács
dc.description.departmentKatedra aplikované elektroniky a telekomunikacícs
dc.thesis.degree-programElektrotechnika a informatikacs
dc.description.resultObhájenocs
dc.rights.accessopenAccessen
dc.description.abstract-translatedIncremental rotary sensors are described in this diploma thesis. There is also an explanation of frequency measuring, period measuring, their errors and comparisons of these methods. Next part of this thesis deals with the ISA bus and its bus cycle for memory access. Finally, the thesis covers also a design and implementation of VHDL modules for an ISA communication and for evaluating the signals from incremental rotary sensor. The functionality of these modules was tested in a simulation.en
dc.subject.translatedIRCen
dc.subject.translatedincremental rotary encoderen
dc.subject.translatedISAen
dc.subject.translatedVHDLen
dc.subject.translatedFPGAen
Vyskytuje se v kolekcích:Diplomové práce / Theses (KAE)

Soubory připojené k záznamu:
Soubor Popis VelikostFormát 
Kanta_Vaclav.pdfPlný text práce2,61 MBAdobe PDFZobrazit/otevřít
053570_vedouci.pdfPosudek vedoucího práce276,42 kBAdobe PDFZobrazit/otevřít
053570_oponent.pdfPosudek oponenta práce400,68 kBAdobe PDFZobrazit/otevřít
053570_hodnoceni.pdfPrůběh obhajoby práce151,36 kBAdobe PDFZobrazit/otevřít


Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam: http://hdl.handle.net/11025/9197

Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.